ISSN 0236-3933. Вестник МГТУ им. Н.Э. Баумана. Сер. “Приборостроение”. 2012
103
лизует один шаг преобразования, который заключается в умножении
на 2 (посредством сдвига числа влево), сложении с очередной циф-
рой вдвигаемого двоичного числа и коррекции числа в двоично-
десятичной разрядной сетке. Вместо сдвига числа влево-вправо на
один двоичный разряд сдвигаются границы двоично-десятичных раз-
рядов одного каскада относительно разрядной сетки предыдущего
каскада.
На рис. 4 приведена схема преобразования 9-разрядного двоич-
ного кода целых чисел в ДДК 8421 на элементарных преобразовате-
лях (см. рис. 1) с четырьмя входами и четырьмя выходами.
Рис. 4. Схема преобразования ДК целого числа в ДДК на элементарных
преобразователях
На элементарные преобразователи нельзя подавать двоичные
числа, превышающие сумму весов выходных сигналов.
ИС SN54185A, SN74185A, К 155ПР7 выполняют преобразование
в соответствии с функцией (8):
при 0
4;
3
при 5
9;
6
при 10
14;
9
при 15
19;
12
при 20
24;
15
при 25
29;
18
при 30
31.
X
X
X
X
X
X
Y X
X
X
X
X
X
X
X
≤ ≤
⎧
⎪
+
≤ ≤
⎪
⎪
+
≤ ≤
⎪
⎪
= +
≤ ≤
⎨
⎪
+
≤ ≤
⎪
⎪
+
≤ ≤
⎪
⎪
+
≤ ≤
⎩
(8)